AD5765
0.20
0.18
0.16
0.14
0.12
0.10
0.08
0.06
โ40
โ20
0
20
40
60
TEMPERATURE (ยฐC)
80
100
Figure 13. Bipolar Zero Error vs. Temperature
โ0.008
โ0.009
โ0.010
โ0.011
โ0.012
โ0.013
โ0.014
โ0.015
โ0.016
โ40 โ20
0
20
40
60
TEMPERATURE (ยฐC)
80
100
Figure 14. Gain Error vs. Temperature
4.0
3.5 TA = 25ยฐC
3.0
2.5
2.0
1.5
1.0
0.5
0
0
1
2
3
4
5
LOGIC INPUT VOLTAGE (V)
Figure 15. DICC vs. Logic Input Voltage
Data Sheet
2.0
AVDD = +5V
1.5
AVSS = โ5V
TA = 25ยฐC
1.0
0.5
0
โ0.5
โ1.0
โ1.5
โ2.0
โ8 โ6 โ4 โ2
0
2
4
6
SOURCE/SINK CURRENT (mA)
8 10
Figure 16. Source and Sink Capability of Output Amplifier with Positive
Full-Scale Loaded
4
AVDD = +5V
3
AVSS = โ5V
TA = 25ยฐC
2
1
0
โ1
โ2
โ3
โ4
โ10 โ8 โ6 โ4 โ2 0 2 4 6
SOURCE/SINK CURRENT (mA)
8 10
Figure 17. Source and Sink Capability of Output Amplifier with Negative Full-
Scale Loaded
1
CH1 1.25V
M1.00ยตs
CH1 โ175mV
Figure 18. Positive Full-Scale Step
Rev. C | Page 14 of 28