Philips Semiconductors
Channel encoder/decoder CDR60
Preliminary specification
SAA7392
handbooBkC, fLulKl pagewidth
DATA
D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
FLAG
FLAG - MSB (1 is unreliable)
FLAG - LSB
WCLK
left
SYNC
Fig.13 Format 3: 24 clocks/word I2S format.
D15 D14
right
MGR802
handbooBkC, fLulKl pagewidth
DATA D1 D0
D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
FLAG
FLAG - MSB (1 is unreliable)
FLAG - LSB
WCLK
right
left
SYNC
MGR803
2000 Mar 21
Fig.14 Format 4: 24 clocks/word ‘S’ format (WCLK inverted).
35